Tugas Pendahuluan 1 M4
Percobaan 1 Kondisi 6
1. Kondisi[Kembali]
Buatlah rangkaian seperti gambar percobaan 1 dengan output menjadi 8 bit
Rangkaian di atas merupakan rangkaian counter asyncronous atau disebut juga rangkaian counter seri. Rangkaian tersebut terdiri dari beberapa T flip- flop yang selalu dalam keadaan toggle, yang mana output dari T flip-flop ini akan dijadikan susunan bit data. Di mana, output T flip-flop pertama atau yang diberikan sumber clock menjadi LSB(Least Significant Bit) dan T flip-flop yang paling ujung lainnya merupakan MSB(Most Significant Bit). Input dari T flip flop pertama langsung dari sumber clock, sedangkan untuk input dari T flip-flop selanjutnya berasal dari output dari T flip sebelumnya. Rangkaian di atas merupakan rangkaian asyncronous untuk melakukan counter down, karena input T flip-flop yang kedua dan seterusnya diambil dari output Q' T flip-flop sebelumnya. Sedangkan jika kita ingin membuat rangkaian asyncronous untuk melakukan counter up, input dari T flip-flop yang kedua dan seterusnya diambil dari output Q T flip-flop sebelumnya. Jadi, untuk perubahan output pada T flip-flop yang kedua dan seterusnya menunggu terjadinya kondisi fall time dari output T flip-flop sebelumnya. Sehingga semakin jauh T flip-flop dari sumber clock atau T flip-flop yang menjadi MSB akan semakin lama mengalami prubahan output.
Link HTML Download
Link Video Simulasi Download
Rangkaian Simulasi Download