Laporan Akhir 2 Modul 2
[KEMBALI KE MENU SEBELUMNYA] DAFTAR ISI 1. Jurnal 2. Alat dan Bahan 3. Rangkaian Simulasi 4. Prinsip Kerja 5. Video Rangkaia 6. Analisa 7. Download File 1. Jurnal [Kembali] 2. Alat dan Bahan [Kembali] Saat pratikum: a.Panel DL 2203D b.Panel DL 2203C c.Panel DL 2203S Gambar 2.1. Modul De Lorenzo d. Jumper Gambar 2.2. Jumper Pada Proteus: 1. IC 74LS112 (JK filp flop) Gambar 2.3. IC 74LS112 2. Switch (SW-SPDT) Gambar 2.4. Switch 3. Logicprobe Gambar 2.5. Logic Probe 3. Rangkaian Simulasi [Kembali] Gambar 3.1 Rangkaian Simulasi pada Modul De Lorenzo Gambar 3.2 Rangkaian Percobaan 2 4. Prinsip Kerja Rangkaian [Kembali] Rangkaian T flip-flop mirip dengan J-K flip-flop, tetapi pada T flip-flop, input J dan K digabung menjadi satu. Seperti J-K flip-flop, tabel kebenaran T flip-flop berlaku saat input R-S dinonaktifkan. Dalam kondisi aktif low, jika R adalah 0 dan S adalah 1, pin R aktif, sehingga terjadi reset (Q=0 dan Q'=1)